發(fā)布日期:2022-07-15 點(diǎn)擊率:34
ReadyIP 計(jì)劃主要包括如下組成部分:支持權(quán)限管理的標(biāo)準(zhǔn) IP 加密技術(shù),以簡(jiǎn)化 IP 評(píng)估流程;System Designer,一種獨(dú)立于不同F(xiàn)PGA技術(shù)的全新 IP 集成功能,同時(shí)也是 Synplicity 綜合產(chǎn)品的一部分(請(qǐng)參見相關(guān)新聞稿:Synplicity 針對(duì) FPGA 設(shè)計(jì)方案的系統(tǒng)級(jí)實(shí)施與 IP 集成工具推出 System Designer);“按鈕式”因特網(wǎng)接入功能,可直接從 Synplicity 的 FPGA 設(shè)計(jì)環(huán)境訪問(wèn)第三方IP;使用 SPIRIT Consortium 的 IP?CXACT IP 封裝格式,可混用并匹配于不同來(lái)源的 IP,包括公司內(nèi)部 IP。
Synplicity 還宣布其 ReadyIP 計(jì)劃得到了各領(lǐng)先 IP 廠商的大力支持。ARM、CAST、Gaisler Research 和 Tensilica作為這項(xiàng)全新的行業(yè)計(jì)劃的創(chuàng)始成員一直與 Synplicity 展開通力合作。根據(jù)這一新的合作計(jì)劃,將從上述廠商精選通用安全 IP,以滿足不同 FPGA 產(chǎn)品要求。
Synplicity 認(rèn)為其 ReadyIP 計(jì)劃所提供的業(yè)界通用的標(biāo)準(zhǔn)設(shè)計(jì)流程大力推進(jìn)了采用 IP 的FPGA設(shè)計(jì),此舉會(huì)使用戶受益匪淺,原因在于:一、用戶在購(gòu)買前可試用 IP;二、使用 IP 可以提高設(shè)計(jì)工作效率;三、通過(guò)標(biāo)準(zhǔn)化技術(shù)來(lái)創(chuàng)建自己的可重復(fù)利用 IP設(shè)計(jì)實(shí)例。
Synplicity 的市場(chǎng)營(yíng)銷高級(jí)副總裁 Andy Haines 指出:“Synplicity 的 ReadyIP 計(jì)劃不僅率先推動(dòng)IP 的廣泛采用,而且還使設(shè)計(jì)人員在購(gòu)買第三方 IP 之前能夠輕松進(jìn)行試用。同樣重要的是,它還使公司能對(duì)自己的 IP 進(jìn)行打包,以便在整個(gè)公司內(nèi)部安全分配,從而確保設(shè)計(jì)方案可以重復(fù)使用,并用 Synplicity 的 ReadyIP 設(shè)計(jì)流程加以實(shí)施。”Haines 進(jìn)而指出:“我們很高興地歡迎 ARM、CAST、Gaisler Research 和 Tensilica 加入該計(jì)劃,這不僅因?yàn)樗麄兪侵饕?IP 供應(yīng)商,更因?yàn)樗麄兪蔷哂星罢靶缘墓?能大幅提高設(shè)計(jì)團(tuán)隊(duì)的工作效率。”
FPGA 設(shè)計(jì)人員在設(shè)計(jì)實(shí)現(xiàn) FPGA 系統(tǒng)時(shí)對(duì)第三方 IP 的依賴性越來(lái)越高。ReadyIP 解決方案使設(shè)計(jì)人員能在 Synplicity 的 FPGA 綜合產(chǎn)品中同時(shí)使用第三方廠商以及公司內(nèi)部開發(fā)的 IP,并通過(guò) Synplicity 的 System Designer 功能(該解決方案可確保設(shè)計(jì)人員將 IP 集成到 FPGA 設(shè)計(jì)方案內(nèi)并在選定的FPGA上實(shí)現(xiàn))簡(jiǎn)化 IP 組裝。在 Synplicity 的綜合環(huán)境中,可通過(guò) Web 瀏覽器訪問(wèn) IP。利用這種“按鈕式”接入功能,用戶能將多種 IP 下載到綜合環(huán)境中進(jìn)行評(píng)估。
Gary Smith EDA的首席分析師 Mary Olsson 指出:“ReadyIP 是一種智能解決方案,使用戶能夠通過(guò)各種不同的 FPGA 器件靈活地實(shí)施設(shè)計(jì)方案,從而最好地滿足特定應(yīng)用要求。此外,用戶還能在新一代技術(shù)推出時(shí)輕松升級(jí)他們的設(shè)計(jì)方案。Synplicity 憑借基于業(yè)界標(biāo)準(zhǔn)且獨(dú)立于不同F(xiàn)PGA廠商(vendor independent)的設(shè)計(jì)流程,以及與各大 IP 供應(yīng)商的通力合作,切實(shí)加強(qiáng)了這一全新行業(yè)計(jì)劃的價(jià)值體現(xiàn)。”
ARM 處理器產(chǎn)品部的執(zhí)行副總裁 (EVP) 兼總經(jīng)理 Graham Budd 指出:“Synplicity 的ReadyIP 計(jì)劃的獨(dú)特之處在于,它使 FPGA 設(shè)計(jì)人員能方便高效地獲得 ARM Cortex-M1處理器 等當(dāng)前可用的 IP 選項(xiàng)。我們認(rèn)為,ReadyIP 將不僅能改善設(shè)計(jì)人員的使用體驗(yàn),而且還有助于設(shè)計(jì)人員更加快捷高效地完成設(shè)計(jì)方案,并在他們選定的任何 FPGA器件中進(jìn)行實(shí)踐。”
CAST 的總裁 Hal Barbour 指出:“標(biāo)準(zhǔn)化的 ReadyIP 計(jì)劃使 FPGA 設(shè)計(jì)人員能夠更方便地獲得最需要的IP。我們?cè)?15 年前就致力于解決高效使用 IP 核的問(wèn)題。與 Synplicity開展合作是一件令人振奮的事,我們將共同幫助設(shè)計(jì)人員擴(kuò)展獨(dú)立于FPGA技術(shù)的設(shè)計(jì)領(lǐng)域。”
Tensilica 的市場(chǎng)營(yíng)銷與業(yè)務(wù)開發(fā)部副總裁 Steve Roddy 指出:“Synplicity 的 ReadyIP計(jì)劃有助于向 FPGA 設(shè)計(jì)人員推廣 IP的使用,從而推動(dòng) IP 市場(chǎng)的整體發(fā)展。隨著 FPGA 設(shè)計(jì)規(guī)模的擴(kuò)大和日趨復(fù)雜,FPGA 設(shè)計(jì)人員將更多地利用 IP 來(lái)提高設(shè)計(jì)工作的效率。”
Synopsys 的 服務(wù)與 IP 市場(chǎng)營(yíng)銷高級(jí)總監(jiān) John Koeter 指出:“Synplicity 提供了一種保護(hù)第三方 IP 的通用安全方法,在加速業(yè)界開發(fā)并驗(yàn)證復(fù)雜 SoC 方面發(fā)揮了重要作用。利用 ReadyIP 計(jì)劃,ASIC 和 SoC 設(shè)計(jì)人員現(xiàn)在能方便地開展 FPGA 原型設(shè)計(jì)。”
ReadyIP 流程不僅支持 SPIRIT Consortium 的 IP-XACT 業(yè)界標(biāo)準(zhǔn) IP 集成與配置規(guī)范,而且還支持 Synplicity 的 OpenIP 加密方法,使 IP 供應(yīng)商能安全地為潛在的客戶及現(xiàn)有客戶提供 IP。Synplicity 已經(jīng)將這一加密技術(shù)捐贈(zèng)給了 IEEE,標(biāo)準(zhǔn)化工作現(xiàn)已通過(guò) IEEE P1735 工作組正式啟動(dòng)。